基于FPGA的SOPC的幾個概念
時間:2016-12-22作者:華(hua)清遠(yuan)見
1、SOC(System On Chip) a):片上(shang)系統(tong),單(dan)片上(shang)集成系統(tong)級(ji)、多(duo)元化(hua)的(de)大功(gong)(gong)能模(mo)塊,構成一(yi)個能夠(gou)處理各種(zhong)信息的(de)集成系統(tong) b):集成了許多(duo)功(gong)(gong)能模(mo)塊的(de)微(wei)處理器核的(de)單(dan)芯片電(dian)路系統(tong)。 c):可以大(da)大(da)縮小系統所占(zhan)的(de)面積,提高系統的(de)性能和健壯性。 d):已嵌(qian)入(ru)式系(xi)統為(wei)核(he)心,集軟硬于一體,并追求高的集成度,是電子系(xi)統設(she)計發展的必(bi)然(ran)趨(qu)勢和(he)終(zhong)目(mu)標。 e):由硬件(jian)和軟件(jian)協同(tong)完成 2、SOPC(System On a Programmable Chip) a):片(pian)上可(ke)編程(cheng)系(xi)統(tong),是Altera公司提出來(lai)的一(yi)種(zhong)靈活的,高效(xiao)的SOC解(jie)決方案,它將處理器、存儲(chu)器(ROM、RAM等)、總線(xian)和總線(xian)控(kong)制器、IO口、DSP、鎖相(xiang)環等集成到一(yi)片(pian)FPGA中。它具有(you)靈活的設計方式,可(ke)裁剪,可(ke)擴充,可(ke)升(sheng)級(ji),并具備軟硬件在(zai)系(xi)統(tong)可(ke)編程(cheng)功能。 3、IP核 (Intellectual Property核) a):IP即(ji)知(zhi)識產權,SOC和(he)SOPC在(zai)設(she)計上都是以(yi)(yi)集成(cheng)電路(lu)IP核為基礎,集成(cheng)電路(lu)IP經過預先設(she)計、驗證,符合產業界普(pu)遍認同的設(she)計規(gui)范和(he)設(she)計標準,并(bing)具有相對獨立并(bing)可(ke)以(yi)(yi)重(zhong)復利(li)用的電路(lu)模塊或子系(xi)統,如(ru)CPU、運算器等 b):集成電路IP模塊具有(you)知識含量(liang)高、占用芯片面積小、運行(xing)速度(du)快、功耗(hao)低(di)、可重用性等特點 c):美國Dataquest公司將(jiang)半導體產(chan)業的IP定義為用于ASIC、ASSP和PLD等當(dang)中,并(bing)且是預先設計好的電路模塊 d):IP核模塊有(you)行為級(ji)(Behavior)、結構級(ji)(Structure)和物理級(ji)(Physical),對應(ying)描述功能的不同分(fen)為三(san)類: i.:軟核(Soft IP Core):HDL文本形式提(ti)交用戶(hu),經過(guo)RTL級設(she)計優化(hua)和功能(neng)驗(yan)證,但其中不含具(ju)體的物(wu)理信息;也稱虛擬組件(Virtual Compont,VC) ii.:固核(he)(Fire IP Core );介于軟(ruan)核(he)和硬核(he)之間,完成(cheng)門(men)(men)級(ji)電路綜合(he)和時序仿真(zhen)等(deng)設計環節,以門(men)(men)級(ji)網(wang)表(biao)的形(xing)式(shi)提(ti)交給用戶 iii.:硬(ying)核(Hard IP Core );基于半(ban)導體(ti)工藝的(de)物理(li)設計(ji),已(yi)有(you)固定的(de)拓撲(pu)布局(ju)和具(ju)體(ti)工藝,并已(yi)經過工藝驗證,具(ju)有(you)可(ke)保證的(de)性(xing)能
相關資訊
發表評論
|